调试速率高达几个Gb每秒衔接时所面对离间

2020-02-03 05:54 shenhua

  沙巴体育❈本文将讨论信号集成和硬件工程师在设计或调试速度高达几个Gb每秒的连接时所面临的挑战。无论是进行下一代高分辨率视频显示、医学成像、数据存储或是在最新的高速以太网和电信协议中,我们都面临相同的信号集成挑战。那就从过度均衡开始讨论。❈

  现代专用集成电路(ASIC)中的串行器与解串器(SERDES)与现场可编程门阵列(FPGA)通常能够获得损耗最多30dB的优异的跨信道连接性能。更长或损耗更大的信道通常需要重定时器或中继器等信号调节器的帮助。这些器件能够补偿长信道的影响,为系统提供驱动额外距离的必要能力。

  中继器或重定时器的一项主要功能是补偿信道的插入损耗。这一功能可以分解为接收均衡和发送均衡。接收均衡电路通常由连续时间线性均衡器(CTLE)组成,偶尔由判决反馈均衡器(DFE)组成。去加重或有限脉冲响应滤波器(FIR)是发送均衡电路的通常选项。接收均衡电路为长信道进行放大信号,补偿频率相关的损耗。发送均衡电路会调整发射信号的形状,使信号在经过信道减弱后更容易恢复。

  对于接收均衡和发送均衡而言,施加适量均衡非常重要。施加的均衡太小(均衡不足)会使信号无法完全恢复。但施加过多均衡(均衡过度)也会出现问题,因为过度均衡波形会干扰接收器恢复数据的能力。

  图1为眼图的两个例子。一个眼图为信道进行了合适的调整(左图),而另一个眼图则显示了过度均衡的信号(右图)。

  两幅眼图在0V交汇处差异最大。右侧过度均衡的眼图显示上升沿和下降沿均有分离。这一现象通常称为“双条带”。双条带会干扰接收器正常探测频率或与输入数据保持正确相位关系的能力。

  使用示波器的抖动分解功能,可以在图2中看到过度均衡的眼图是如何显示双峰抖动内容的。换而言之,抖动分布在两个频率上,平均值为数据速率,而非实际数据速率本身。进一步的测试表明,这一双峰抖动分布与数据相关抖动有关,会受均衡器所施加均衡量的直接影响。

  过度均衡会有多种体现方式;图3为更经典的例子。左侧为适当均衡的眼图。右侧过度均衡的眼图显示出双条带眼图沿和位元转换的幅度过大。在这种情况下,位元转换的过大幅度会导致与系统规格发生逻辑高和逻辑低电平相容性的匹配问题。还要注意抖动轮廓之间的差异。

  在为了获得最佳性能而调整和优化连接时,记住水平和垂直方向的眼图。很容易会将其中一个最大化,但是一定要避免过度均衡信号,否则会增大误码率。

  本网站转载的所有的文章、图片、音频视频文件等资料的版权归版权所有人所有,本站采用的非本站原创文章及图片等内容无法一一联系确认版权者。如果本网所选内容的文章作者及编辑认为其作品不宜公开自由传播,或不应无偿使用,请及时通过电子邮件或电话通知我们,以迅速采取适当措施,避免给双方造成不必要的经济损失。

  考”。其他相机的校准就可以通过比照其拍摄信号的显示与之前保存下来的参考相机拍摄信号的显示来实现。由于CaptureVu是利用原始视频数据来创建显示图像,因此操作员可以通过各种波形显示、矢量显示、色域显示和图像显示来比较被校准相机与参考相机的输出。而且,通过向USB记忆棒中保存数据,操作员还可以比较不同时刻相机的校准情况,检查在使用时间增加后或摄影棚内条件变化后,相机性能是否出现劣化。在视频设备的设计和调试中,工程师可以利用这种捕捉功能诊断视频格式中的错误。通常,这些错误类型都是间歇性出现的,而且可能很难将其从视频信号中分离出来。但有了CaptureVu,工程师只需配置好波形监视仪,利用仪器监视视频信号,捕捉包含错误的视频帧。仪器检测

  电子网消息,Microchip (美国微芯)日前发布MPLAB® ICD 4——Microchip的PIC®单片机和dsPIC®数字信号控制器系列产品的在线编程和调试开发工具。MPLAB ICD 4囊括了MPLAB ICD 3调试器的所有功能,在此基础上采用更快的处理器提高了速度并增大了RAM容量。MPLAB ICD 4速度之所以能够显著提高是因为采用了一片运行在300 MHz的32位MCU。处理速度更快,还增加了2 MB的高速缓存,使得该产品速度是前一代产品的两倍。圆形MPLAB ICD 4封装在一个耐用的黑色外壳中,顶部采用拉丝铝,醒目的LED灯带用于指示调试状态。该工具具有以下特性:•1.2V至5.5 V更宽的目标电压范围

  Analog Devices, Inc. (NASDAQ:ADI),全球领先的高性能信号处理解决方案供应商,今天发布了一款基于FPGA的参考设计及配套软件和HDL代码,该参考设计可降低集成JESD204B兼容转换器的高速系统的设计风险。该软件为JESD204B Xilinx收发器调试工具,可支持312.5Mbps至12.5Gbps的JESD204B数据转换器至FPGA串行数据接口和Xilinx® Inc., 7系列FPGA及Zynq®-7000全可编程SoC。它随ADI转换器免费提供,通过提供片内二维统计眼图扫描,帮助雷达阵列、软件定义无线电以及其他高速系统的设计人员更快地验证采用千兆收发器

  手动捕捉一组视频信号,然后将保存下的数据作为“黄金参考”。其他相机的校准就可以通过比照其拍摄信号的显示与之前保存下来的参考相机拍摄信号的显示来实现。由于CaptureVu是利用原始视频数据来创建显示图像,因此操作员可以通过各种波形显示、矢量显示、色域显示和图像显示来比较被校准相机与参考相机的输出。而且,通过向USB记忆棒中保存数据,操作员还可以比较不同时刻相机的校准情况,检查在使用时间增加后或摄影棚内条件变化后,相机性能是否出现劣化。 在视频设备的设计和调试中,工程师可以利用这种捕捉功能诊断视频格式中的错误。通常,这些错误类型都是间歇性出现的,而且可能很难将其从视频信号中分离出来。但有了CaptureV。